Разрешение выхода выбор микросхемы



Дата14.12.2021
өлшемі32,54 Kb.
#126423
Байланысты:
РК2 ЦУ рус


1. Какие бывают запоминающие устройства по способу хранения информации?

  1. статические и динамические

  2. с возможностью однократного программирования

  3. с возможностью многократного программирования

  4. с произвольным и последовательным доступом

  5. оперативные и постоянные

2. Сколько раз можно изменить содержимое памяти программ на основе ПЗУ масочного типа?



  1. один раз на стадии изготовления микросхемы

  2. неограниченное число раз

  3. один раз на стадии программирования пользователем

  4. около 100 раз

  5. около 10000 раз

3. Определите назначение входа OE микросхемы памяти



  1. разрешение выхода

  2. выбор микросхемы

  3. разрешение чтения

  4. разрешение записи

  5. запрещение входа

4. Определите назначение входа CS микросхемы памяти



  1. выбор микросхемы

  2. разрешение чтения

  3. разрешение записи

  4. разрешение выхода

  5. запрещение входа

5. Какое излучение требуется для изменения содержимого памяти программ на основе ПЗУ типа Flash?



  1. изменение информации производится электрическим способом

  2. рентгеновское

  3. ультрафиолетовое

  4. нейтронное

  5. инфракрасное

6. Что такое стек?



  1. память с упрощенной формой адресации

  2. память для временного хранения информации

  3. память для постоянного хранения информации

  4. устройство, предназначенное для хранения одного многоразрядного числа

  5. постоянная память с возможностью перепрограммирования

7. Каков принцип работы стековой памяти?

  1. первый записанный код читается последним

  2. первый записанный код читается первым

  3. запись и чтение могут следовать в произвольном порядке

  4. содержимое стековой памяти не меняется за время работы системы

  5. стековая память ускоряет работу памяти векторов прерываний

8. Какое устройство не входит в ядро вычислительной машины?



  1. устройство печати

  2. арифметико-логическое устройство

  3. процессор

  4. устройство управления

  5. блок регистров общего назначения

9. Микропроцессором называется программно-управляемое устройство, предназначенное только для:



  1. обработки цифровой информации и реализованное в виде одной или нескольких БИС

  2. обработки аналоговой информации и реализованное в виде одной или нескольких БИС

  3. обработки цифровой информации, управления процессом обработки и реализованное в виде одной или нескольких БИС

  4. обработки цифро-аналоговой информации и управления процессом обработки

  5. управления процессом обработки

10. Для чего предназначены регистры микропроцессора?



  1. для временного хранения информации

  2. для буферирования буферизации внешних шин

  3. для выполнения арифметических операций

  4. для управления прерываниями

  5. для ускоренной выборки команд из памяти

11. Для чего служит регистр признаков микропроцессора?



  1. для хранения флагов результатов выполненных операций

  2. для хранения кодов специальных команд

  3. для хранения кода адреса

  4. для определения режима работы микропроцессорной системы

  5. для обслуживания стека

12.Что такое операнд?



  1. код данных

  2. код команды

  3. адрес команды

  4. адрес адреса данных

  5. адрес данных

13. В микропроцессорной технике LIFO означает:



  1. последний вошел – первый вышел

  2. последний вошел – последний вышел

  3. первый вошел – первый вышел

  4. первый вошел – второй вышел

  5. последний вошел – второй вышел

14. Какая архитектура микропроцессора обеспечивает более высокое быстродействие?



  1. фон-неймановская

  2. принстонская

  3. кембриджская

  4. гарвардская

  5. быстродействие не зависит от архитектуры

15. Что отличает процессоры с RISC-архитектурой от процессоров с CISC-архитектурой?



  1. система команд

  2. тактовая частота

  3. возможность параллельного исполнения нескольких команд

  4. способ обращения к памяти команд

  5. способ обращения к устройствам ввода-вывода

16. Определите основные узлы, из которых состоит микропроцессор



  1. арифметико-логического устройства, сверхоперативной памяти и устройства управления

  2. сверхоперативной памяти, устройства управления и устройства ввода-вывода

  3. арифметико-логического устройства, постоянной памяти и устройства управления

  4. арифметико-логического устройства, сверхоперативной памяти и устройства ввода-вывода

  5. постоянной памяти, устройства управления и устройства ввода-вывода

17. Машинный цикл каждой команды восьмиразрядного микропроцессора с жесткой системой команд включает в себя



  1. от трех до пяти тактов

  2. от двух до пяти тактов

  3. три такта

  4. пять тактов

  5. от одного до пяти тактов

18. Если источником или приемником является ячейка памяти M, то ее адрес определяется в восьмиразрядном микропроцессоре с жесткой системой команд по содержимому регистровой пары



  1. HL

  2. DE

  3. BC

  4. AF

  5. WZ

19. Обмен микропроцессора с внешними устройствами осуществляется по командам



  1. IN port, OUT port

  2. JMP Adr

  3. CALL Adr

  4. RST n

  5. RET

20. По командам безусловной передачи управления выполняется переход по программе к адресу, который указывается



  1. в команде

  2. в ячейке памяти

  3. в указателе стека

  4. в регистровой паре HL

  5. в регистре адреса

21. Команда JC осуществляет переход по программе, если в результате выполнения предыдущих операций имело место появление



  1. переноса

  2. нулевого результата

  3. отрицательного результата

  4. ненулевого результата

  5. положительного результата

22. Команда JNZ выполняется в случае, если результат выполнения предыдущей операции



  1. ненулевой

  2. содержит четное число единиц

  3. отрицательный

  4. положительный

  5. нулевой

23. Разница между командами CMP и SUB в том, что при выполнении команды CMP результат операции:



  1. не фиксируется в аккумуляторе

  2. фиксируется в ячейке памяти, адресуемой содержимым регистровой парой HL

  3. фиксируется в одном из регистров общего назначения

  4. фиксируется в аккумуляторе

  5. фиксируется в указателе стека

24. В команде LXI H, 2A49h применяется адресация:



  1. прямая и непосредственная

  2. прямая

  3. косвенная

  4. непосредственная

  5. прямая и косвенная

25. В команде MVI M, 2Ah применяется адресация



  1. непосредственная и косвенная

  2. непосредственная

  3. прямая и непосредственная

  4. косвенная

  5. прямая

26. В команде MOV A,B применяется адресация



  1. прямая

  2. непосредственная

  3. косвенная

  4. неявная

  5. индексная

27. 8-разрядный микропроцессор с жесткой системой команд имеет в своем составе следующие программно-доступные регистры общего назначения



  1. B, C, D, E, H, L

  2. B, C, D, E, H, Z

  3. A, F, B, C, D, E

  4. B, C, D, E, H, W

  5. A, B, C, D, E, H, L

28. Команда JZ осуществляет переход по программе, если в результате выполнения предыдущих операций имело место появление



  1. нулевого результата

  2. нечетного числа единиц

  3. переноса

  4. положительного результата

  5. отрицательного результата

29. Команда JP выполняется в случае, если результат выполнения предыдущей операции

A) положительный

B) отрицательный

C) нулевой

D) ненулевой

E) имеет четное число единиц
30. Команда JМ осуществляет переход по программе, если в результате выполнения предыдущих операций имело место появление


  1. отрицательного результата

  2. ненулевого результата

  3. переноса

  4. нулевого результата

  5. положительного результата

31. Арифметико-логическое устройство восьмиразрядного микропроцессора с жесткой системой команд обеспечивает аппаратное выполнение только арифметических операций



  1. сложения и вычитания

  2. сложения, вычитания, умножения и деления

  3. сложения, вычитания и умножения

  4. сложения, вычитания и деления

  5. умножения и деления

32. В трехбайтной команде микропроцессора



  1. первый байт содержит код операции, а второй и третий – адресную информацию, либо сам операнд

  2. первый байт содержит код операции, а второй и третий – только адресную информацию

  3. первый байт содержит код операции, а второй и третий – только операнд

  4. первый байт содержит адресную информацию, а второй и третий – операнд

  5. первый байт содержит операнд, а второй и третий – только адресную информацию

33. К какой группе команд относится команда декремент?



  1. арифметические команды

  2. логические команды

  3. команды переходов

  4. команды пересылок

  5. команды сдвигов

34. По команде микропроцессора ANA M происходит логическое умножение содержимого аккумулятора с содержимым ячейки памяти, адрес которой находится в регистровой паре



  1. HL

  2. BC

  3. DE

  4. AF

  5. WZ

35. Логическая команда XRA используется для выполнения операции



  1. суммирования по модулю два (ИСКЛЮЧАЮЩЕЕ ИЛИ)

  2. получения обратного кода содержимого аккумулятора

  3. для сравнения двух чисел

  4. циклического сдвига влево на 1 разряд содержимого аккумулятора

  5. циклического сдвига вправо на 1 разряд содержимого аккумулятора

36. После выполнения микропроцессорной команды DCR содержимое регистра



  1. уменьшается на единицу

  2. увеличивается на единицу

  3. сдвигается вправо на один разряд

  4. сдвигается влево на один разряд

  5. увеличивается на два

37. После выполнения команды микропроцессора INR содержимое регистра



  1. увеличивается на единицу

  2. уменьшается на единицу

  3. сдвигается вправо на один разряд

  4. сдвигается влево на один разряд

  5. увеличивается на два

38. Команда микропроцессора JMP выполняет



  1. безусловный переход к метке

  2. условный переход к метке

  3. сравнение двух регистров

  4. возврат из подпрограммы

  5. остановку выполнения программы

39. Команда микропроцессора NOP осуществляет



  1. пустую операцию

  2. останов программы

  3. вывод данных

  4. ввод данных

  5. прерывание программы

40. К какой группе команд относятся команды со стеком?



  1. команды пересылки

  2. команды переходов

  3. арифметические команды

  4. логические команды

  5. к отдельной группе

41. После выполнения команды микропроцессора ADD D результат сложения фиксируется



  1. в аккумуляторе

  2. в регистре D

  3. в регистре Е

  4. нигде не будет фиксироваться

  5. в регистре B

42. К какой группе относятся команды сдвига кодов?



  1. логические команды

  2. арифметические команды

  3. команды пересылки

  4. команды переходов

  5. команды управления процессором

43. Какой вид адресации используется в команде SUB M?



  1. косвенная

  2. прямая

  3. непосредственная

  4. абсолютная

  5. прямая и непосредственная

44. Если значения регистров микропроцессора (А)=0Аh; (Е)=0Вh, то какие будут значения в регистрах А и Е после выполнения команды ADD E?



  1. (A)=15h; (E)=0Bh

  2. (А)=15h; (Е)=0Ch

  3. (А)= 0Аh; (Е)=0Bh

  4. (А)= 0Вh, (Е)=15h

  5. (А)=00h, (Е)=0Ch

45. Если источником или приемником является ячейка памяти М, то по содержимому какой регистровой пары определяется ее адрес?



  1. HL

  2. AF

  3. DE

  4. BC

  5. WZ

46. Микропроцессорная команда ОRA r выполняет операцию



  1. логического сложения над содержимым регистра и аккумулятора

  2. логического умножения над содержимым регистра и аккумулятора

  3. увеличения содержимого аккумулятора

  4. суммирует содержимое

  5. уменьшения содержимого аккумулятора

47. Для чего используютя команды программных прерываний?



  1. для вызова подпрограмм

  2. для управления устройствами ввода-вывода

  3. для обработки аварийных ситуаций

  4. для управления режимами работы процессора

  5. для управления режимами работы памяти

48. Восьмиразрядный микропроцессор с жесткой системой команд имеет в своем составе следующие программно-недоступные регистры общего назначения



  1. W, Z

  2. А, B

  3. A, F

  4. B, С

  5. D, E

49. Регистр, который адресуется неявно и служит как источником операнда, так и приемником результата, является



  1. A

  2. D

  3. C

  4. E

  5. B

50. Указатель стека (SP) микропроцессора служит для организации



  1. вызова подпрограмм и процедур обслуживания прерываний

  2. вызова программы-монитор

  3. перехода к следующей команде

  4. слова состояния программы

  5. исполнительного адреса основной памяти

51. В структуре регистра команд, предназначенного для приема из памяти однобайтных команд, имее(ю)тся



  1. два поля, первое – для записи КОП, второе – для записи адресной части

  2. одно поле, предназначенное для записи кода операции (КОП)

  3. одно поле, предназначенное для записи адресной части

  4. два поля, первое – для записи адресной части, второе – для записи КОП

  5. два поля, первое – для записи операнда, второе – для записи КОП

52. В структуре регистра команд, предназначенного для приема из памяти двухбайтных команд, имее(ю)тся



  1. одно поле, предназначенное сначала для записи кода операции (первый байт), потом - операнда (второй байт)

  2. одно поле, предназначенное для записи адресной части команды

  3. два поля, первое – для записи кода операции (КОП) , второе – для записи адресной части

  4. два поля, первое – для записи адресной части, второе – для записи КОП

  5. два поля, первое – для записи операнда, второе – для записи КОП

53. В структуре регистра команд, предназначенного для приема из памяти трехбайтных команд, имее(ю)тся:



  1. одно поле, предназначенное сначала для записи кода операции (первый байт), потом - операндов (второй байт и третий байты)

  2. одно поле, предназначенное сначала для записи кода операции (первый байт), потом – адресной части команды (второй и третий байты)

  3. два поля, первое – для записи кода операции (КОП) , второе – для записи адресной части

  4. одно поле, предназначенное для записи адресной части команды

  5. два поля, первое – для записи операнда, второе – для записи КОП

54. К какой группе относится команда «исключающее ИЛИ»?



  1. логические команды

  2. арифметические команды

  3. команды пересылки

  4. команды переходов

  5. команды загрузки

55. Каждый командный цикл состоит из



  1. 1-5 МЦ

  2. 1 машинного цикла (МЦ)

  3. 1-3 МЦ

  4. 1-2 МЦ

  5. 4 МЦ

56. Длительность выполнения команды в восьмиразрядном микропроцессоре с жесткой системой команд определяется



  1. числом и типами машинных циклов

  2. только числом байтов

  3. только числом машинных циклов

  4. только типами машинных циклов

  5. только числом байтов и машинных циклов

57. Для того, чтобы микропроцессор мог выполнить команду, ему необходимо сообщить



  1. КОП, операнды или их адреса и адрес, куда поместить результат

  2. только код операции (КОП)

  3. только КОП и адрес, куда поместить результат

  4. только операнды или их адреса

  5. только операнды или их адреса и адрес, куда поместить результат

58. Код ячейки памяти (М) можно представить в виде следующей триады:



  1. 110

  2. 111

  3. 001

  4. 000

  5. 101

59. Код аккумулятора (А) микропроцессора можно представить в виде триады:



  1. 111

  2. 000

  3. 101

  4. 010

  5. 011

60. Кроме логических операций сложения (ИЛИ), умножения (И), суммирования по модулю 2 (ИСКЛЮЧАЮЩЕЕ ИЛИ) и сравнения двух чисел микропроцессор способен



  1. занести в аккумулятор обратный код числа и осуществить сдвиг содержимого аккумулятора вправо и влево

  2. занести в аккумулятор дополнительный код числа

  3. осуществить сдвиг содержимого аккумулятора только вправо

  4. осуществить сдвиг содержимого аккумулятора только влево

  5. занести в аккумулятор дополнительный код числа и осуществить сдвиг содержимого аккумулятора вправо и влево

61. Команда JPO выполняется в случае, если восьмиразрядный двоичный код результата предыдущей операции содержит



  1. нечетное количество единиц

  2. четное количество единиц

  3. четное количество нулей

  4. единицы в четырех старших разрядах

  5. единицы в четырех младших разрядах

62. Команда JPE выполняется только в том случае, если восьмиразрядный двоичный код результата предыдущей операции содержит



  1. четное количество единиц

  2. нечетное количество нулей

  3. нечетное количество единиц

  4. одни нули

  5. нечетное количество нулей в четырех младших разрядах

63. Команда PUSH позволяет сохранить в стеке содержимое



  1. РОН, аккумулятора и регистра признаков

  2. только аккумулятора и регистров общего назначения (РОН)

  3. только РОН

  4. только регистра признаков

  5. только аккумулятора

64. Команда POP позволяет восстановить содержимое:



  1. РОН, аккумулятора и регистра признаков

  2. только аккумулятора

  3. только регистра признаков

  4. только РОН

  5. только аккумулятора и регистра признаков

65. Команда RST, подаваемая от внешнего устройства, обеспечивает:



  1. прерывание и запоминание в стеке прерванного процесса, а также определение начального адреса подпрограммы обслуживания прерываний

  2. только прерывание и запоминание в стеке прерванного процесса

  3. только запоминание в стеке прерванного процесса

  4. только определение начального адреса подпрограммы обслуживания прерываний

  5. только прерывание в стеке прерванного процесса

66. Возврат к основной программе после выполнения подпрограммы происходит по команде RET, при этом используется адрес, сохраненный в



  1. стеке

  2. регистровой паре HL

  3. счетчике

  4. регистровой паре ВС

  5. ячейке памяти

67. В команде MVI A, 39H применяется адресация



  1. непосредственная

  2. прямая

  3. косвенная

  4. неявная

  5. явная

68. В команде ADI CC используется следующий вид адресации



  1. непосредственная

  2. прямая

  3. косвенная

  4. неявная

  5. индексная

69. В команде CALL FF00 используется адресация



  1. прямая

  2. относительная

  3. косвенная

  4. непосредственная

  5. неявная

70. Шинные формирователи в микропроцессорной системе применяют:



  1. для увеличения нагрузочной способности микросхем

  2. в качестве портов ввода

  3. в качестве портов вывода

  4. в качестве буферной памяти

  5. в качестве портов ввода-вывода

71. В режиме 0 программируемого параллельного адаптера могут работать следующие порты:



  1. А , В и С

  2. А

  3. А и В

  4. В и С

  5. B

72. Управляющее слово, загружаемое в регистр управляющего слова (РУС) программируемого параллельного адаптера задает:

один из режимов работы и направление передачи информации

режим формирования сигналов стробирования

только один из режимов работы ( 0,1 или 2)

режим приема и выдачи сигналов управления

только направление передачи информации
73. Для передачи в линию связи программируемый связной адаптер преобразует снимаемую с шины данных микропроцессорной системы информацию:


  1. из последовательной формы в параллельную и обратно

  2. только из параллельной формы в последовательную

  3. только из последовательной формы в параллельную

  4. из параллельной формы в последовательную и обратно

  5. не преобразует информацию, оставляя ее при передаче в параллельной форме

74. В каком режиме только порты A и B программируемого периферийного адаптера работают на ввод или вывод?



  1. 1

  2. 0

  3. 2

  4. правильного ответа нет

  5. 3

75. Какой номер режима программируемого периферийного адаптера обеспечивает режим двунаправленной магистрали?



  1. 2

  2. 0

  3. 1

  4. правильного ответа нет

  5. 3


Достарыңызбен бөлісу:




©engime.org 2024
әкімшілігінің қараңыз

    Басты бет