Соответственно приведенным выражениям десятичный дешифратор может быть реализован на основе логических элементов И-НЕ либо ИЛИ-НЕ (рис.4). Отметим, что в минимизированном варианте дешифратора не допускается подача на его вход кодов 8421, не вошедших в табл.
|
Рис. 4
|
Так, если на вход дешифратора подать код 1011, то одновременно на двух выходах у3, и у9 устанавливаются логические единицы . Таким образом, если на m входов дешифратора подают любые из 2 т комбинаций и не допускается одновременное возбуждение более чем одного из его п < 2m выходов, упрощение схемы списанным методом недопустимо и каждая из выходных функций должна быть определена полным набором входных переменных [аналогично у0 и у1 в (4)]. В таком неполном дешифраторе (в качестве примера на рис. 5 показан вариант на элементах И-НЕ) "лишние" входные комбинации на возбуждают ни один из его выходов: у0 = у1 = ... = у9 = 0.
Рассмотренные схемы дешифраторов относятся к типу линейных и для них характерно одноступенчатое дешифрирование входных m-разрядных кодов о помощью m-входовых логических элементов. Линейные дешифраторы обеспечивают преобразование кода с минимальной задержкой и используются в наиболее быстродействующих цифровых схемах. Однако с ростом разрядности входного кода m быстро нарастает нагрузка каждого из входов и количество корпусов ЛЭ для реализации дешифратора. Линейная структура обычно используется при построении неполных дешифраторов при m <4.
|
Рис. 5
|
Рабочее задание
Собрать схему на рис.6.
|
Рис. 6
|
Исследовать переходные процессы. Определить по осциллограммам входных и выходных сигналов статические , и динамические параметры схемы , , , , а также .
Исследовать логику работы дешифратора. Проверить соответствие последовательности смены кодов на выходах дешифратора таблице 2.
Задокументировать для отчета снятые в экспериментах временные диаграммы и характеристики. Сформулировать в отчете по выполненной работе выводы по результатам исследований и подготовить ответы на контрольные вопросы.
Методические указания
Собрать схему с использованием заданной преподавателем серии ЛЭ.
Входной сигнал х0 подается от генератора прямоугольных импульсов. Входной сигнал х1 формируется JK-триггером, который используется, как делитель частоты, поэтому для согласования уровней сигналовон должен быть построен на элементах той же серии, что и компоненты дешифратора.
Для исследования логики работы дешифратора вместо осциллографа необходимо подключить Logic Analyzer, как показано на рис. 6.
Контрольные вопросы
Что такое дешифратор?
Назовите область применения шифраторов и дешифраторов.
Какие дешифраторы называются линейными?
Опишите с помощью таблицы истинности функционирование линейного дешифратора.
Чем отличается пирамидальный дешифратор от линейного?
Из каких функциональных узлов состоит матричный дешифратор?
Достарыңызбен бөлісу: |