Оқулық «Білім беруді дамытудың федералдық институты»


Time Range 20u - - - Maximum



Pdf көрінісі
бет94/116
Дата06.02.2022
өлшемі5,96 Mb.
#81594
түріОқулық
1   ...   90   91   92   93   94   95   96   97   ...   116
Байланысты:
5ddcb76d5d423 1574745965
Деформацияланған пісіру құрылымдарын жөндеу, Пропедевтика пәнінен дәрістер жиынтығы
Time Range
20u
-
-
-
Maximum 
Time Step
0
-
-
-
Temperature
27
-
-
-
P
X Expression
Y Expression
X Range
Y Range
1
 
T
V(V1)+10M
20u,0,4e-6
.05,-.05,0.01
1
 
T
V(V2)+30M
10u,0,2e-6
.05,-.05,0.01
1
 
T
V(VO1,VO2)-
15M
10u,0,2e-6
.05,-.05,0.01


10.8-сурет. Сигналдарды көбейту нәтижесі 
Т а б л и ц а 1 0 . 5
Frequency
Range
1E9,10K
-
-
-
Temperatur
e
27
-
-
-
Maximum
Change
1
-
-
-
Noise Input
1
-
-
-
Noise 
Output
2
-
-
-
P
X Expression
Y Expression
X Range
Y Range
1
 
f
V(VO2,VO1)
1e+09,10K
15,0,3
1
 
f
PH(V(VO2,VO1))
1e+09,10K
90,-360,90
Жиілік сипаттамсы логарифмдік масштабта құрылған, жоғары 
графика үшін нөлдік мәнге 200 МГц кезінде қол жетеді 
.
ЭМИТТЕРЛІ-БАЙЛАНЫСТЫ ТРАНЗИСТОРЛЫҚ
ЛОГИКАНЫҢ ЛОГИКАЛЫҚ ЭЛЕМЕНТІНІҢ 
СХЕМАСЫ 
 
 
 
 
 
 
Эмиттерлі-байланысты транзисторлық логика элементінің бір 
логикалық қалыптан екіншісіне ауысқан кездегі жұмысы 10.9-
суретте берілген схемада көрсетілген. Логикалық элемент кірісіне 
10.5.
 


генератордан сигнал беріледі: бір импульс теріс полярлы, фронты 
мен түсіп кетуінің ұзақтығы 1 нс-ке тең, екінші импульс кернеу 
деңгейінің бір логикалық қалыптан екіншісіне 1 нм ұзақтылықта 
өзгеретінін көрсететін сигнал.
03 транзистордағы каскад схема бойынша ЖК-мен схеманың 
алдыңғы каскадтарымен сигнал көзінің кедергісін келісу үшін 
жалғанған. 04 транзисторы схема бойынша жалпы эмиттермен 
жалғанған, транзистор коллекторынан сигнал дифференциалды 
күшейткіш эмиттеріне түседі. Бәр мезгілде 01 транзисторының 
базасына логикалық кернеу өзгерісі түседі, 01 транзисторы 
коллекторынан сигнал схема бойынша жалпы коллектормен 
жалғанған 08 транзисторындағы шығыс каскадына түседі.
D1, D2 
диодтары схема жұмысын термотұрақтандыру үшін қызмет етеді.
Транзистордағы айнымалы үдерістер нәтижесіне сигнал схема 
шығысында біршам тежеледі, бұл транзистор ауысуының паразит 
сыйымдылығының зарядымен және разрядымен байланысты.
Схемада сигналдың импульсті көзі қолданылады. IN1 сигнал 
көзі келесідей параметрлерге ие: VZERO=-1.8, VONE=-0.8, 
P1=1000P, P2=2N, P3=0.005, P4=1, P5=2. IN2 сигнал көзі келесідей 
параметрлерге ие: VZERO=-1.8, VONE=-0.8, P1=5N, P2=6N, 
P3=11N, P4=12N, P5=20N.
10.9-сурет. Micro-Cap-да эмиттерлі-байланысты транзисторлық логика 
элементінің схемасы


1 0 . 7 - к е с т е
1 0 . 7 - к е с т е
-


Достарыңызбен бөлісу:
1   ...   90   91   92   93   94   95   96   97   ...   116




©engime.org 2024
әкімшілігінің қараңыз

    Басты бет