74
стотная модуляция. Параметрическое управление частотой генератора. Реактивный кас-
кад на транзисторе.
12. Детектирование сигналов. Амплитудное детектирование. Детектирование нелиней-
ными цепями. Ток детектирования. Детекторная характеристика. Детектирование слабых
и сильных сигналов. Нелинейные искажения при детектировании АМ сигнала. Частотные
искажения при амплитудном детектировании. Амплитудное детектирование параметри-
ческими цепями. Фазовое детектирование. Фазовое детектирование параметрической си-
стемой. Фазовое детектирование нелинейными каскадами. Частотное детектирование.
13. Преобразование частоты. Преобразование спектра в нелинейном шестиполюснике.
Прямое преобразование (линейное приближение по сигналу). Дополнительные каналы и
интерференционные искажения при преобразовании частоты. Преобразование частоты
(нелинейный режим по сигналу).
IV. Аналоговая интегральная схемотехника
14. Усилители постоянного тока (УПТ). Особенности схемных решений УПТ. Дрейф УПТ.
Способы повышения стабильности параметров УПТ. Дифференциальный усилительный
каскад. Коэффициент передачи синфазной и дифференциальной компонент сигнала. Ин-
вертирующий и неинвертирующий входы. Дрейф дифференциального каскада. Инте-
гральные операционные усилители (ОУ) и функциональные узлы на их основе. Безинер-
ционные линейные цепи на базе ОУ (повторитель напряжения, сумматор, масштабный
усилитель). ОУ в инерционных линейных цепях (интегратор, дифереренциатор, фазо-
вращатель. Фильтрующие цепи).
V5. Элементы импульсной и цифровой техники
15. Электронный ключ и его основные свойства. Статический режим биполярного ключа.
Переходные процессы в биполярном ключе: метод заряда, задержка включения, включе-
ние и выключение ключа. МДП - транзисторные ключи. Статический режим ключа с рези-
сторной нагрузкой. Переходные процессы в этом ключе при его включении и выключении.
Ключ с динамической нагрузкой. Комплементарный ключ.
16. Аппаратная (схемотехническая) реализация логических операций. Базовые схемы
транзисторной логики. Реализация с помощью транзисторов логических операций. Диод-
но-транзисторная логика (ДТЛ). Транзисторно-транзисторная логика (ТТЛ). Базовый эле-
мент ТТЛ. Логические элементы с открытым коллектором. Быстродействующие ТТЛ схе-
мы на транзисторах Шоттки (ТТЛШ - логика).
17. Бистабильные ячейки, триггеры. Дизъюнктивная и конъюнктивная бистабильные
ячейки (БЯ). Асинхронный RS -триггер. Триггеры, синхронизируемые уровнем ( RS- и D -
триггеры). Универсальный JK-триггер. Счетный T-триггер.
18. Логические основы средних и больших интегральных схем (СИС и БИС). Сумматоры и
арифметические устройства. Последовательный и параллельный многоразрядные сум-
маторы. Регистры. Регистры памяти, сдвиговые регистры. Счетчики. Асинхронный (по-
следовательный) и синхронный (параллельный) счетчики. Суммирующий и вычитающий
счетчики.
Заключительная лекция
Структура типового радиотехнического канала. Проблема согласования каскадов. Пер-
спективы развития радиотехнических систем и методов исследования.
Достарыңызбен бөлісу: